注册 登录  
 加关注
   显示下一条  |  关闭
温馨提示!由于新浪微博认证机制调整,您的新浪微博帐号绑定已过期,请重新绑定!立即重新绑定新浪微博》  |  关闭

火车的家

Put first thing first

 
 
 

日志

 
 

2012.05.20 fpga 技术问题笔记  

2015-03-16 14:20:30|  分类: 技术博客 |  标签: |举报 |字号 订阅

  下载LOFTER 我的照片书  |
1. 
Error (10818): Can't infer register for "counter[0]" at LED_RUN.v(18) because it does not hold its value outside the clock edge

不能既以电平为条件又以边缘为条件
不能以内部变量为条件,否则都会报这个错
关键是会引起并发问题

2.
always@(posedge clk or negedge rst_n)
begin

  counter<=counter+1;          //①

  if(!rst_n)
  begin
    counter<=25'd0;            //②
    led_reg<=6'b111111;
  end

  ……

end

如果复位(下降沿)和时钟(上升沿)同时发生,那你的counter是加1(①)呢,还是等于0(②)呢?
由于是并行的,这样子肯定会出问题的。

3.
http://www.amobbs.com/thread-4263796-1-1.html

4.  
Error: Can't elaborate top-level user hierarchy
2010-12-14 19:14

这个错误
Error: Can't elaborate top-level user hierarchy
解决方法
在一个if里不要判断两个以上的always触发信号 

5.
http://hi.baidu.com/woodeasyyang/blog/item/764f3460829b6146eaf8f873.html
error (10028) can't resolve multiple constant drivers for net at

6.
http://www.61eda.com/Services/peixun/Modelsim/201103/2546.html

  评论这张
 
阅读(161)| 评论(0)
推荐 转载

历史上的今天

在LOFTER的更多文章

评论

<#--最新日志,群博日志--> <#--推荐日志--> <#--引用记录--> <#--博主推荐--> <#--随机阅读--> <#--首页推荐--> <#--历史上的今天--> <#--被推荐日志--> <#--上一篇,下一篇--> <#-- 热度 --> <#-- 网易新闻广告 --> <#--右边模块结构--> <#--评论模块结构--> <#--引用模块结构--> <#--博主发起的投票-->
 
 
 
 
 
 
 
 
 
 
 
 
 
 

页脚

网易公司版权所有 ©1997-2017